CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - FPGA 配置 模式

搜索资源列表

  1. FPGA-1553B

    1下载:
  2. MIL-STD一1553B是一种集中控制式、时分指令/响应型多路串行数据总线标 准,具有高可靠性和灵活性,已经成为现代航空机载系统设备互联的最有效的解 决方案,广泛的应用于飞机、舰船、坦克等武器平台上,并且越来越多的应用到 民用领域。完成1553B总线数据传输功能的关键部件是总线接口芯片11][41。 在对M几STD一1553B数据总线协议进行研究后,参考国外一些芯片的功能结 构,结合EDA技术,本论文提出了基于FPGA的1553B总线接口芯片的设计方案。 在介绍了总线控
  3. 所属分类:通讯编程

    • 发布日期:2014-01-16
    • 文件大小:4260874
    • 提供者:xmuyfng
  1. PCI_3

    0下载:
  2. :介绍一种仅使用配置空间设计PCI板卡的方法,使扳卡设计者能比较客易从ISA过渡到 PCI设计,该方法基于FPGA/CPLD,在最小设计模式下,仅使用18个引脚就能实现简易的眦功能 卡。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:110201
    • 提供者:刘军
  1. DE2_TV

    0下载:
  2. 分析了各种视频采集方案的研究现状。对如何采用CCD 摄像头采集高分辨率、高质量的图像以及基于FPGA 的嵌 入式视频图像采集系统的实现方法进行了研究。采用了以摄像头+ 解码芯片模式为采集方案, 针对视频解码芯片 ADV7181B,实现了I2C 总线配置、ITU656 解码、VGA 显示模块的设计。设计的视频采集控制器已经在Altera 公司的CycloneII 系列FPGA(EP2C35)上实现。结果显示本设计具有速度高、成本低、易于集成等优点-Analysis of a variety of
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-15
    • 文件大小:4064549
    • 提供者:looksky
  1. FSCQ1565RP

    0下载:
  2. FSCQ1565RP J TAG驱动算法是MCU 以J TAG模式配置FPGA 的关 键。算法调用SVF 配置文件,解释其中的语法规范,生成严 格的TAP 总线时序,驱动MCU 的通用I/ O 管脚来完成对 FPGA 的配置。其中TAP 时序是算法设计和实现调试的一 个主要方面,时序关系[ 2 ]如图3 所示。-FSCQ1565RPJ TAG-driven algorithm is MCU to configure the FPGA model J TAG key. Algo
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-03
    • 文件大小:1144382
    • 提供者:xujj
  1. FPGA_SPI_FLASH

    1下载:
  2. 本应用指南讲述 Spartan-3E 系列中的串行外设接口 (SPI) 配置模式。SPI 配置模式拓宽了 SpartanTM-3E 设计人员可以使用的配置解决方案。SPI Flash 存储器件引脚少、封装外形小而 且货源广泛。本指南讨论用 SPI Flash 存储器件配置 Spartan-3E FPGA 所需的连接,并且介绍 SPI 模式的配置流程。本指南还提供一种实用工具,用于在原型开发过程中对选定的 STMicroelectronics 和 Atmel SPI 器件进
  3. 所属分类:VHDL编程

    • 发布日期:2013-08-08
    • 文件大小:371376
    • 提供者:xth
  1. 61EDA

    0下载:
  2. 分析了各种视频采集方案的研究现状。对如何采用CCD 摄像头采集高分辨率、高质量的图像以及基于FPGA 的嵌 入式视频图像采集系统的实现方法进行了研究。采用了以摄像头+ 解码芯片模式为采集方案, 针对视频解码芯片 ADV7181B,实现了I2C 总线配置、ITU656 解码、VGA 显示模块的设计。设计的视频采集控制器已经在Altera 公司的CycloneII 系列FPGA(EP2C35)上实现。结果显示本设计具有速度高、成本低、易于集成等优点-Analysis of a varie
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-24
    • 文件大小:179647
    • 提供者:李明
  1. AReconfigurableFIRFilterSystemBasedonFPGA

    1下载:
  2. 本文将FPGA的快速性和计算机的灵活性通过USB2.0总线有机地结合起来,设计了一个基于FPGA的可调参数FIR滤波系统。此系统由计算机根据各种滤波器指标计算出滤波参数,通过USB2.0对FPGA芯片内部的FIR多阶滤波器进行参数配置,实现数字滤波器参数可调;配置后的FPGA滤波单元完成对A/D采集的信号进行滤波运算,滤波后的数据经过缓存后通过USB2.0总线传输至计算机进行显示、分析和储存等进一步处理。在系统中采用有限状态机对FPGA参数配置模式和滤波模式进行切换,保证了系统的有序运行。-In
  3. 所属分类:Project Design

    • 发布日期:2017-05-21
    • 文件大小:6375164
    • 提供者:mabeibei
  1. das3580sch

    0下载:
  2. das3580开发板原理图,■ Altera CycloneII EP2C8Q208C8N 的FPGA器件; ■ EPCS4 – 4Mbit 串行配置器件; ■ JTAG和AS双模式下载口; ■ 512Kbyte 10ns级SRAM器件构成双数据通道; ■ Cy7c68013a_128axc高性能USB2.0控制芯片;-das3580 development board schematics, ■ Altera CycloneII EP2C8Q208C8N the FPG
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:62031
    • 提供者:徐庆富
  1. DesignCPCIanalogonFPGA

    0下载:
  2. 本文实现了8通道的12位D/A模拟输出板卡的设计。该设计是基于FPGA的3U CPCI板卡,可以提供8通道的模拟电压和电流输出,各路电压输出范围可以配置成0~5V、0~10V、-5~5V或-10V~10V,各路输出电流可以配置成4~20mA、0~20mA或0~24mA。本设计摒弃了常规的CPCI接口芯片,采用FPGA十PCI IP CORE的设计方案,大幅度提高了系统的集成度和调试速度,缩短了系统的开发周期。方案使用专门的WDM (windows driver model)开发工具Driver
  3. 所属分类:Project Design

    • 发布日期:2017-03-24
    • 文件大小:129628
    • 提供者: 反对撒
  1. UART

    0下载:
  2. FPGA实时监测RS232_RX信号是否有数据,若接收到数据,则把接收到的数据通过RS232_TX发送回对方。上位机使用的软件是串口调试助手(多模式课程网站下载)。在代码设计中,数据的波特率是可选的,可以根据需要进行配置,如9600bps,19200bps,38400bps,57600bps或115200bps。发送的数据帧格式为:1位起始位(保持一个传输位周期的低电平),8位数据,无校验位,1位停止位。-The FPGA real monitoring RS232_RX signal whet
  3. 所属分类:Com Port

    • 发布日期:2017-11-16
    • 文件大小:467621
    • 提供者:wang
  1. A61EDAn

    0下载:
  2. 分析了各种视频采集方案的研究现状。对如何采用CCD 摄像头采集高分辨率、高质量的图像以及基于FPGA 的嵌入式视频图像采集系统的实现方法进行了研究。采用了以摄像头+ 解码芯片模式为采集方案, 针对视频频解码芯片ADV7181B,实现了I2C 总线配置、ITU656 解码、VGA 显示模块的设计。设计的视频采集控制器已经在Altera 公司的CycloneII系列FPGA(EP2C35)上实现。结果显 -Status of a variety of video capture programs
  3. 所属分类:Windows Develop

    • 发布日期:2017-03-28
    • 文件大小:179733
    • 提供者:noahkk
  1. UART_FOR_Altera

    0下载:
  2. 用于控制3个独立的全双工传输的UART/RS232接口。该接口由Altera SOPC 实现,开发环境为NIOS II。在Statrix II上工作正常。 每个接口可独立配置为短数据模式和数据流模式。-This C source file is used for controling three UART/RS232 interfaces . These interfaces are implemented by Altera s SOPC module , assembled in a S
  3. 所属分类:Com Port

    • 发布日期:2017-11-11
    • 文件大小:4484
    • 提供者:向乐
  1. efpga_load

    0下载:
  2. 用cpu下载fpga的目标文件(XXX.bin)到fpga(从串模式,省掉了fpga配置芯片)-(String pattern, and to cut a the the cpu download fpga target file (XXX.bin) to fpga fpga configuration chip)
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-12-06
    • 文件大小:1363
    • 提供者:syf
  1. GPMC

    1下载:
  2. DM3730 通过GPMC访问FPGA,GPMC配置为数据、地址复用模式。-DM3730 read and write the FPGA device. and GPMC used the MUX mode.
  3. 所属分类:其他小程序

    • 发布日期:2013-12-11
    • 文件大小:185772
    • 提供者:刘海
  1. OMAP3730FLASHTOOLS

    0下载:
  2. DM3730 通过GPMC访问FPGA,且GPMC配置为16位地址数据复用模式。-DM3730 uesd the GPMC port to read and write the FPGA device. the GPMC port setted 16 bit MUX mode.
  3. 所属分类:Other systems

    • 发布日期:2017-11-14
    • 文件大小:12777391
    • 提供者:刘海
  1. FPGA

    0下载:
  2. FPGA配置模式-fpga model...............
  3. 所属分类:software engineering

    • 发布日期:2017-04-25
    • 文件大小:116625
    • 提供者:lusie
  1. udp_send1

    1下载:
  2. 基于FPGA的UDP硬件协议栈, 全部用SystemVerilog写的,不需CPU参与,包括独立的MAC模块。 支持外部phy的配置,支持GMII和RGMII模式。 以下是接口 input clk50, input rst_n, /////////////////////// //interface to user module input [7:0] wr_data, input wr_clk, input wr_en, output
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-30
    • 文件大小:53564
    • 提供者:qiubin
搜珍网 www.dssz.com